第226章 CPU与SOC(第2页)
一个念头,如同划破黑暗的闪电,在她脑海中骤然亮起,并且迅速变得无比清晰和坚定:既然现有的工具不够好,那就自己造更好的!
目标明确,双管齐下:
1. 下一代超算心脏(Cpu): 她要设计一颗专为“科学计算和人工智能”优化的处理器。
不是对现有架构的小修小补,而是从指令集架构(isA)层面重新思考!目标首指:极致能效比、海量并行处理能力(成千上万核心)、超高带宽低延迟的内存/缓存架构、以及对稀疏矩阵运算、张量计算等科学计算和Ai核心操作的硬件级原生高效支持。\x\i-a.o?s\h-u?o!h-u!a·n?g¢.^c?o′m,
2. 移动端算力引擎(手机芯片):光刻机组装调试需要大量的移动端现场数据采集、实时分析和远程专家协作。
现有的手机芯片在运行专业级的工程分析App时捉襟见肘。
她要设计一颗集成顶尖Ai算力(npu)、强大图形处理能力(gpu)和优秀能效比的移动soC,让强大的工程计算能力能握在工程师的手掌之中。
最大的优势是什么? 一台代表着人类精密制造巅峰、刚刚完成关键子系统组装验证的现成顶级光刻机,就在这个基地里!
虽然整机还未完成,但其核心的曝光模块、对准系统己经可以独立运行,精度完全满足最先进制程(如3nm甚至更先进)的流片需求。
于是,在光刻机庞大身躯还在缓慢而坚定地“生长”的同时,基地里一个相对独立的小型超净间被划拨出来。
李漫漫的战场,从宏大的总装现场,转移到了布满屏幕和图纸的工作站前。
她的指尖开始在键盘上飞舞,敲击声如同密集的鼓点,屏幕上流淌的不再是光刻机的监测数据,而是复杂到令人眼晕的硬件描述语言(hdL)代码。
她在定义全新的处理器微架构:
抛弃传统的x86arm复杂指令集的包袱,设计精简高效的定制指令集,核心指令首接面向科学计算和矩阵运算。
构思革命性的众核互联结构,解决成千上万核心高效通信和共享数据的难题。
设计高带宽、低延迟的片上网络(noC)和颠覆性的缓存层次结构。